#### Двоичный сумматор.

Таблица истинности логической функции сложения двух одноразрядных двоичных чисел уже была рассмотрена ранее в главе 2, здесь она приведена повторно в табл.3.3.

| CIN | A | В | CO | S |
|-----|---|---|----|---|
| 0   | 0 | 0 | 0  | 0 |
| 0   | 0 | 1 | 0  | 1 |
| 0   | 1 | 0 | 0  | 1 |
| 0   | 1 | 1 | 1  | 0 |
| 1   | 0 | 0 | 0  | 1 |
| 1   | 0 | 1 | 1  | 0 |
| 1   | 1 | 0 | 1  | 0 |
| 1   | 1 | 1 | 1  | 1 |

Таблица 3.3. - Сложение двух одноразрядных чисел.

В этой таблице CIN— бит входного переноса в этот разряд. В результате сложения получаем сумму S для этого разряда и бит переноса CO в следующий разряд. Первый каскад многоразрядного сумматора, складывающий младшие разряды чисел, не содержит входа переноса CIN. Этот каскад называется полусумматором. В результате сложения двух одноразрядных двоичных чисел может появиться число от 0 до 2. Для записи этого результата необходимо два бита. Младший бит суммы называют полусуммой HS, а старший бит — переносом CO в старший разряд. Ниже символ

означает логическую операцию XOR - Исключающее ИЛИ.

$$HS = A \oplus B = A \cdot \overline{B} \vee \overline{A} \cdot B;$$
  
 $CO = A \cdot B;$ 

Остальные каскады многоразрядного сумматора имеют вход переноса CIN и называются **полными сумматорами**. Сумма трех одноразрядных чисел может принимать значения от 0 до 3. Поэтому для представления результата достаточно два двоичных разряда S (сумма) и CO — перенос в старший разряд.

$$S = A \oplus B \oplus C_{IN};$$

$$CO = A \cdot B \cup A \cdot C_{IN} \cup B \cdot C_{IN};$$

Схема каскада полного одноразрядного сумматора приведена на рисунке **3.16**.



Рис. 3.16. Схема каскада полного одноразрядного сумматора.

Схема многоразрядного сумматора с последовательным переносом приведена на рисунке **3.16**:



Рис. 3.17. Многоразрядный сумматор с последовательным переносом.

Сумматор с последовательным переносом обладает малым быстродействием. Время суммирования практически пропорционально числу разрядов сумматора. Значительно меньшими задержками обладают сумматоры с параллельным переносом.

#### 3.6.1. Многоразрядный сумматор с параллельным переносом.

Многоразрядный сумматор с параллельным переносом реализует очень простую идею:

- 1. В каждом двоичном разряде складываются только два входных числа  $A_i$  и  $B_i$ .
- 2. Сигналы переноса Сі вырабатываются одновременно и независимо при помощи специальной комбинационной схемы ускорения переноса CRi (рис. 3.18).



Рис. 3.18. Многоразрядный сумматор с параллельным переносом.

Определим следующие логические функции:

1. Функция генерации переноса Gi.

Если Ai и Bi равны единице, то на выходе разряда сумматора появляется сигнал переноса, не зависящий от сигнала CINi. Поэтому

$$Gi = Ai \cdot Bi$$
:

## 2. Функция распространения Ні.

Если только одна из переменных Ai или Bi равна единице, то сигнал переноса на выходе разряда сумматора появляется только при наличии сигнала CINi.  $Hi = Ai \oplus Bi$ :

В этой формуле функцию "Исключающее ИЛИ" можно заменить на "ИЛИ", так как при A=1 и B=1 сигнал переноса формируется функцией Gi.

$$Hi = Ai \cup Bi;$$

Рекуррентная функция формирования сигнала переноса на выходе разряда имеет следующий вид

$$Ci = Gi \cup Hi \cdot C(i-1);$$

Для нулевого разряда сумматора

$$C1 = G0 \cup C0 \cdot H0;$$

Для первого разряда

$$C2 = G1 \cup C1 \cdot H1 = G1 \cup G0 \cdot H1 \cup C0 \cdot H1 \cdot H0;$$

Эти логические функции позволяют построить схемы формирования сигналов переноса в базисе И – ИЛИ. Однако лучшие результаты получаются в базисе И – ИЛИ – НЕ. Получим

$$C0 = \overline{A0 \cdot B0} \cdot \overline{C0 \cdot H0};$$

$$C1 = \overline{A1 \cdot B1} \cdot \overline{A0 \cdot B0 \cdot H1} \cdot \overline{C0 \cdot H1 \cdot H0};$$

$$C1 = \overline{A2 \cdot B2} \cdot \overline{A1 \cdot B1 \cdot H2} \cdot \overline{A0 \cdot B0 \cdot H2 \cdot H1} \cdot \overline{C0 \cdot H2 \cdot H1 \cdot H0};$$

Схема трех первых каскадов сумматора с параллельным переносом приведена на рис. 3.19.

Время сложения в сумматоре с параллельным переносом равно времени сложения в сумматоре  $t_{\rm CYM}$  и времени формирования сигнала переноса  $t_{\rm CR}$ . Время  $t_{\rm CR} = 3t_{\rm J3}$  и не зависит от разрядности сумматора.

Однако с ростом числа разрядов в схеме квадратично возрастает число элементов И-НЕ и число их входов. Это приводит к росту нагрузки в схеме и, как следствие, к увеличению задержек сигналов в сумматоре. Рациональная разрядность таких сумматоров 5-8.



Рис. 3.19. Схема сумматора с параллельным переносом.

#### 3.6.3. Описание сумматора на VHDL.

При описании схемы сумматора на VHDL необходимо учитывать, что над типом сигналов STD\_LOGIC\_VECTOR определены только логические операции и операции сравнения. С этими типами данных арифметические операции "+" и "-" не работают.

Арифметические операции и функции, позволяющие работать с ними, включены в пакеты IEEE. STD\_LOGIC\_ARITH и IEEE. STD\_LOGIC\_NUMERIC. Поэтому при описании схемы сумматора необходимо подключение подобного пакета.

```
library IEEE; [1][2]
use IEEE.STD_LOGIC_1164.all; `
use IEEE.STD_LOGIC_ARITH.all;
entity add_1 is
    port( A : in STD_LOGIC_VECTOR(7 downto 0);
        B : in STD_LOGIC_VECTOR(7 downto 0);
```

```
C: out STD_LOGIC_VECTOR(8 downto 0) ); end add_1; architecture add_1_ar of add_1 is signal A1, B1: SIGNED (7 downto 0); -- сигналы типа SIGNED signal C1:SIGNED (8 downto 0); -- сигналы типа SIGNED begin

A1 <= SIGNED(A); -- преобразование типов данных B1 <= SIGNED(B); -- преобразование типов данных C1 <= ('0'&A1) + ('0'&B1); -- добавление слева к двоичным -- числам A1 и B1 нулевых разрядов и -- сложение двоичных чисел C <= STD_LOGIC_VECTOR(C1); -- обратное преобразование -- типов данных end add 1 ar;
```

### 4. ЦИФРОВЫЕ УЗЛЫ ПОСЛЕДОВАТЕЛЬНОСТНОГО ТИПА.

#### 4.1. Определения.

**Последовательностной** называется логическая схема, выходные сигналы которой определяются не только текущими значениями входных сигналов, но и их предыдущими значениями. Это означает, что такие схемы имеют память.

**Состояние последовательностной** схемы — это совокупность состояний ее элементов памяти, значения которых в данный момент времени содержат всю информацию о прошлом, достаточную для описания работы схемы в будущем.

#### Автоматы

**Понятие автомата** является обобщенным математическим представлением поведения последовательностной схемы.

#### Синхронные и асинхронные автоматы.

Если изменение состояний автомата проводится в определенные моменты времени, задаваемые внешним тактовым сигналом (синхросигналом), то мы имеем дело с синхронным автоматом. Если оно может происходить в любой момент времени, то имеем дело с асинхронным автоматом.

#### Конечные и бесконечные автоматы

По числу возможных состояний автомата различают конечные (FSM-Finite State Machine) автоматы, у которых множество состояний конечно и бесконечные автоматы (ISM-Infinite State Machine), у которых бесконечное множество состояний.

### Автоматы Мили и Мура

Известны два типа конечных автоматов (FSM-Finite State Machine): автомат Мура (Moore) и автомат Мили (Mealy).

На рисунке представлена блок-схема автомата. В общем случае автомат состоит из комбинационной схемы, вычисляющей новое состояние автомата как функцию значений входных сигналов и состояния памяти автомата, блока памяти, хранящего состояние автомата и блока вычисления значений выходных сигналов.

В автомате Мура выходные сигналы (out\_sig) зависят (f-функция выходов) только от текущего состояния (state) автомата.

В автомате Мили на выходные сигналы влияет также текущее значение входных сигналов.



Пунктирная линия -связь только для автоматов МИЛИ

#### Блок-схема автомата

В автомате Мили выходы являются функцией (**f- функция выходов**) как текущего состояния, так и входных сигналов (**in\_sig**), что обозначено пунктирной линией. Состояние автомата изменяется по синхросигналу (**C-clk**). **Ф**-функция, вычисляющая новое состояние автомата (функция переходов, функция возбуждения, функция входов) на базе старого состояния и значений входных сигналов. Ниже в таблице на псевдокоде представлены описания трех частей автомата.

Обобщенное представление описаний трех частей автомата

| Автомат Мура                          | Автомат Мили                          |
|---------------------------------------|---------------------------------------|
| out_sig=f (state);                    | out_sig=f (state, in_sig);            |
| nexstate=Φ (in_sig, state);           | nexstate=Φ (in_sig, state);           |
| state = nexstate when posedge of clk; | state = nexstate when posedge of clk; |

Классическими средствами описаний конечных автоматов являются **таблицы переходов и таблицы выходов** (иногда эти две таблицы совмещают в одну- **совмещенную таблицу переходов и выходов**), а также **граф-схемы или диаграммы состояний автоматов**.

Эти средства ниже иллюстрируются на примере простейшего автомата Мура, так называемого D-триггера. Его УГО представлено на рисунке.



УГО D-триггера, слева- по ЕСКД, справа зарубежное

Этот автомат имеет два состояния : S0 и S1. Его входные сигналы – сигнал данных D и синхросигнал C, выходной сигнал Q. Косая черта у сигнала C (вариант ЕСКД) означает, что активным является фронт сигнала (перепад из 0 в 1).

**Граф-схема автомата** Мура, задающая D – триггер, представлена ниже на рисунке слева. Дуги направленного графа обозначают переходы из одного состояния в другое и помечены значениями входного сигнала D. При соответствующем значении D и наличии фронта синхросигнала C автомат переходит в соответствующее состояние. Состояния автомата представлены вершинами графа (кружочками). Внутри каждой вершины указано состояние автомата (S0, S1) и после косой черты - выходной сигнал, соответствующий этому состоянию.

Совмещенная таблица переходов и выходов автомата D – триггера представлена на рисунке справа. Сбоку слева указаны значения входа D. Над таблицей указаны старые состояния автомата. В клетках таблицы указаны новые состояния автомата и после косой черты - выходные сигналы автомата



Другим способом задания работы автомата, в примере D-триггера, является **матрица переходов** (ниже рисунке слева), где в первом столбце

значения входа D, в столбце Qt-1 – состояние триггера на предыдущем такте; Qt – в текущем. Состояние автомата S0 закодировано как 0, состояние S1-как 1.

| D | Qt-1 | Qt |
|---|------|----|
| 0 | 0    | 0  |
| 1 | 0    | 1  |
| 0 | 1    | 0  |
| 1 | 1    | 1  |

| # |   |   |      |      |
|---|---|---|------|------|
|   | C | D | Qt-1 | Qt   |
|   | 7 | D | X    | D    |
|   | 1 | X | Qt-1 | Qt-1 |
|   | 0 | X | Qt-1 | Qt-1 |
|   |   |   |      |      |

Матрица переходов автомата D-триггера (слева) и ее обычная форма представления (справа) в справочниках по микросхемам

В отечественных справочниках по микросхемам обычно приводится УГО D-триггера и другая форма матрицы переходов (рисунке справа), в которой представлены входной сигнал  $\mathbf{D}$ , синхросигнал  $\mathbf{C}$  и выходной сигнал, совпадающий с состоянием триггера  $\mathbf{Q}$ . Для обозначения фронта синхросигнала  $\mathbf{C}$  (перехода из 0 в 1) используется  $\mathbf{J}$ , для обозначения произвольного значения сигнала символ  $\mathbf{X}$ . Обозначение  $\mathbf{Qt-1}$  применяется для столбца таблицы со старыми состояниями триггера и совпадающего с ним выходного сигнала, обозначение  $\mathbf{Qt}$  - для нового состояния и совпадающего с ним значения выходного сигнала.

Применительно к **D-триггеру** три компонента описания автомата превращаются в такие упрощенные формулы:

out\_sig=Qt; // выходной сигнал равен состоянию D-триггера nexstate =D; // вход D определяет будущее состояние D-триггера

Qt = nexstate when posedge (C) else Qt-1;// состояние D- триггера изменяется только по фронту синхросигнала C.

Еще одним способом описаний автоматов является их описание на HDL. В примере дан один из вариантов HDL- описания D-триггера, в котором три компонента описания автомата в таком простом случае заменены одним оператором установки выходного сигнала Q и тестирующей программы. Состояние автомата изменяется только по фронту синхросигнала C (на VHDL обозначается как - rising\_edge (C), а иначе оно остается старым.

Один из вариантов VHDL- описания D-триггера

```
library IEEE; use IEEE.std_logic_1164.all; [1][2] entity DFF is port (D, C: in std_logic; Q: out std_logic); end DFF; architecture BEH_ of DFF is begin Q<=D when rising_edge ( C ) else Q; end;
```

### 4.2. Триггеры.

**Триггер** – логический элемент с двумя устойчивыми состояниями. Состояние триггера определяется логическим уровнем выходного сигнала на прямом выходе (лог. "0" или лог. "1"). Переключение триггера из одного состояния в другое происходит под действием входных сигналов.

Триггер содержит один или несколько входов, обозначаемых символами R, S, K, J, T, D, C, V, и выход, обозначаемый символом Q.

Классификация большого числа разработанных к настоящему времени видов триггеров проводится в основном по типу информационных входов и по динамическим характеристикам.

1. Классификация по типу информационных входов:

Типы информационных входов:

```
R – вход сброса (Q = 0);
```

S – вход установки (Q = 1);

K – вход сброса триггера (Q = 0);

J – вход установки триггера (Q = 1);

T – счетный вход;

D — информационный вход, переключение триггера в состояние, соответствующее логическому уровню на этом входе;

С – управляющий (синхронизирующий, стробирующий) вход;

V- вход для блокирования триггера с целью сколь угодно длительного хранения ранее записанной информации.

В соответствии с типами входов, триггеры называют:

```
RS – триггер;
```

T – триггер;

D – триггер;

JK – триггер;

DV- триггер;

TV – триггер.

## 2. Классификация по динамическим характеристикам:

По моменту реакции на входной сигнал триггеры подразделяются на:

- *Асинхронные* изменяют свое состояние непосредственно в момент изменения сигнала на его информационных входах (другое название таких триггеров- триггер-защелка);
- *Синхронные* меняют свое состояние лишь в определенные (тактовые) моменты времени. Моменты изменения состояния триггера соответствуют активному значению сигнала на синхронизирующем входе *C*.

Синхронные триггеры по виду активного логического сигнала на Свходе триггера подразделяются на:

- управляемые уровнем синхронизирующего сигнала или триггеры с потенциальным управлением;
- управляемые фронтом или спадом синхронизирующего сигнала или триггеры с динамическим управлением;
  - двухступенчатые триггеры или триггеры с импульсным управлением.

## 4.2.1 Асинхронный RS-триггер-защелка.

Асинхронным RS триггером называется следующая схема, собранная на двух логических элементах И-НЕ или ИЛИ-НЕ и охваченная положительной обратной связью. Сигналы на входы асинхронного триггера могут приходить в произвольные моменты времени.

| R | S <u>F</u> | ₹ Q <sup>DD1</sup>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | $Q_{t}$          | Q  |
|---|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|----|
| 0 | 0          | Q-1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | Q <sub>t-1</sub> |    |
| 0 | 1          | \begin{align*} \text{\theta} \times \times \text{\theta} \tag{\theta} \ | $\sqrt{1}$       |    |
| 1 | 0          | 1DD2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | p                | ā  |
| 1 | 1 5        | 0 1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | <del> </del>     | LQ |

#### Рис. 4.1 Асинхронный RS-триггер на элементах ИЛИ-НЕ.

Исследуем работу триггера.

1. Пусть на вход S DD2 подается сигнал 1, а на вход R DD1 – сигнал 0. Тогда на выходе  $\overline{Q}$  появится сигнал 0, а на выходе Q – сигнал 1. Если теперь

сигнал 1 с входа S снять, то схема останется в прежнем состоянии за счет цепей обратной связи, при этом на прямом выходе Q остается сигнал 1. Это установка триггера.

- 2. Пусть на вход R DD1 подается сигнал 1, а на вход S DD2 сигнал 0. Тогда на выходе Q появится сигнал 0, на входе  $\overline{Q}$  сигнал 1. Если теперь сигнал 1 с входа R снять, то схема останется в прежнем состоянии за счет цепей обратной связи, при этом на прямом выходе Q остается сигнал 0. Это сброс триггера.
- 3. Если сигналы ни на один из входов не подаются, то триггер сохраняет текущее состояние.
- 4. Логические элементы триггера переключаются последовательно. Реальные логические элементы имеют задержку распространения сигнала (Tpd\_elem). Поэтому возможны малые промежутки времени, в которых логические элементы находятся в одинаковом состоянии.
  - 5. Время установления RS-триггера равно

Если одновременно подать на входы сигналы R=1 и S=1, то выходы окажутся в состоянии  $Q=\overline{Q}=0$ . Такая комбинация входных сигналов R=1 и S=1 является запрещенной для RS- триггера на элементах ИЛИ-НЕ. Запрет означает лишь то, что если после входной комбинации значений сигналов R=1 и S=1 подать комбинацию R=0 и S=0, то в триггере возникают так называемые **гонки** сигналов и состояние, в которое триггер перейдет, определяется соотношением задержек в его элементах. Интересно, что так как при моделировании эти задержки считаются равными, то состояние триггера все время будет меняться, что при моделировании схем без учета задержек может вызвать останов моделирования. А при моделировании с учетом задержек - генерацию последовательностей состояния выходов триггера 00-11-00-11 и тд.

Временная диаграмма работы RS-триггера элементах ИЛИ-НЕ приведена на рис. 4.2.



Рис. 4.2. Временная диаграмма RS-триггера-защелки элементах ИЛИ-НЕ.

Важным временным параметром цифровой схемы, как уже отмечалось, является *Время задержки распространения сигнала (Tpd-propagation delay time)*. Это время, необходимое для изменения выходного сигнала после изменения входного сигнала. На рис. 4.2 обозначены два времени задержки:

 $t_{pLH(SQ)}$  — время, необходимое для переключения от низкого уровня сигнала к высокому, и

 $t_{pHL\ (RQ)}$  — время, необходимое для переключения от высокого логического уровня сигнала к низкому. Эти времена задержки могут быть не равны между собой.

Сигналы, поступающие на входы RS-триггера, должны иметь достаточную длительность. Если длительность входных сигналов меньше заданного в справочниках минимального значения  $t_{p(min)}$  (обычно это время близко к времени задержки распространения), то переходный процесс может не дойти до конца, и работа схемы будет нарушена.

#### 4.2.2 Описание асинхронного RS-триггера-защелки на VHDL.

Ниже представлены два варианта описания RS-триггера-защелки.

Первый вариант прямо соответствует схеме рис.4.1, второй иллюстрирует процессный стиль описания триггера и несколько искажает его поведение т.к. допускает одновременное появление одинаковых значений на выходах- или двух 0, или двух 1. [зачем он нужен?]

Первый вариант- описание схемы RS- триггера на элементах ИЛИ-НЕ.

```
library IEEE; [2][1]
use IEEE.STD LOGIC 1164.all;
entity RS Latch is port
(S,R: in STD LOGIC; Q, Qbar: out STD LOGIC:='0');
end:
architecture SXEMA of RS Latch is
begin
Q \le not (S OR Qbar);
Qbar \le not (R OR Q);
end;
Второй вариант -- описание RS - триггера функциональное
library IEEE; [1][2]
use IEEE.STD LOGIC 1164.all;
entity RS Tr is
       port( S: in STD LOGIC;
             R: in STD LOGIC;
             Q: out STD LOGIC;
             Qbar: out STD LOGIC);
end RS Tr;
architecture BEH of RS Tr is
```

```
begin process (R,S) begin if (S='1') \ and \ (R='0') \ then Q <= '1'; \ Qbar <= '0'; end if; if \ (R='1') \ and \ (S='0') \ then Q <= '0'; \ Qbar <= '1'; end if; end process; end;
```

. Переключение триггера происходит при изменении сигналов R или S и при возникновении "разрешенной" комбинации, перечисленной в условных операторах if.

## 4.2.3 Асинхронный триггер-защелка на элементах И-НЕ.

RS-триггер может быть построен на элементах И-НЕ.

| R | S | Q <sub>t</sub> | $\overline{Q_t}$     |
|---|---|----------------|----------------------|
| 1 | 1 | $Q_{t-1}$      | $\overline{Q}_{t-1}$ |
| 1 | 0 | 0              | 1                    |
| 0 | 1 | 1              | 0                    |
| 0 | 0 | 1              | 1                    |





 $\delta$ )

a) схема,  $\delta$ ) таблица функционирования, e) УГО

Рис. 4.3. Асинхронный триггер -защелка на элементах И-НЕ.

Активными уровнями сигналов R и S на входе являются низкие уровни. Запрещенным состоянием является R=0 и S=0. По такой схеме выпускается отечественная микросхема RS-триггера типа TP2

## 4.2.4. Синхронный RS-триггер.

Для синхронизации переключений триггера вводится дополнительный сигнал синхронизации С, активный уровень которого разрешает переключение триггера в соответствии с входными сигналами R и S.

| S | R | С | Q                | Q                |
|---|---|---|------------------|------------------|
| 0 | 0 | 1 | Q <sub>t-1</sub> | Q <sub>t-1</sub> |
| 0 | 1 | 1 | 0                | 1                |
| 1 | 0 | 1 | 1                | 0                |
| 1 | 1 | 1 | 0                | 0                |
| X | X | 0 | Q <sub>t-1</sub> | Qt-1             |

Эта схема при C=1 ведет себя как обычный RS-триггер. При C=0 триггер сохраняет предыдущее состояние.



Рис. 4.4. Синхронный RS-триггер.

Временная диаграмма работы синхронного RS-триггера показана на рисунке 4.5.



Рис. 4.5. Временная диаграмма работы синхронного RS-триггера.

Отсчет моментов времени на временной диаграмме проводится от середины фронтов импульсов. Если сигналы на входах S=1 и R=0, то через время  $t_{pLH}$  на выходе Q появится сигнал Q=1.

Минимально необходимое для правильной работы триггера время упреждения подачи входных сигналов перед появление синхроимпульса называется **временем предустановки** ( $t_{setup}$ ). Минимальное время, в течение которого эти сигналы еще должны удерживаться после фронта синхросигнала называется **временем удержания** ( $t_{hold}$ ).

4.2.5 Описание синхронного RS-триггера на VHDL.

```
library IEEE; [1][2]
use IEEE.STD LOGIC 1164.all;
entity RSC Tr is
       port( S : in STD LOGIC;
              C: in STD LOGIC;
              R: in STD LOGIC;
              Q: out STD LOGIC;
              Qbar: out STD LOGIC);
end RSC Tr;
architecture RSC Tr arc of RSC Tr is
begin
      process(C)
      begin
             if (C = '1') and (R = '1') and (S = '0') then
             Q <= '0'; Qbar <= '1';
             elsif (C = '1') and (R = '0') and (S = '1') then
             Q <= '1'; Qbar <= '0';
             end if;
       end process;
end RSC Tr arc;
```

Переключение триггера происходит при появлении сигнала C='1'. "Разрешенная" комбинация сигналов R и S должна появиться на входах триггера раньше сигнала C.

Если на входах триггера "разрешенная" комбинация сигналов не появляется или появляется "не разрешенная" комбинация, то сигнал C = '1' не изменяет состояние триггера.

## 4.2.6. D-триггер с управлением уровнем синхросигнала (защелка).

Для хранения одного бита информации, поступающего по отдельной сигнальной линии, применяется D-триггер. Его схема приведена на рис. 4.6.

Когда подан синхросигнал С высокого уровня, D-триггер "прозрачен", так как сигнал на выходе Q повторяет сигнал на входе D с учетом задержки распространения. Если приходит сигнал С низкого уровня, то D-триггер

переходит в режим хранения и сохраняет на выходе последнее значение сигнала D.

Триггер "прозрачен" все время, пока действует синхросигнал.



а)а) схема D-триггера,б) таблица функционирования.

Рис. 4.6. D-триггер (D-защелка).

Временная диаграмма работы D-триггера-защелки представлена на рис. 4.7. Если сигнал на входе D = 1, то после появления сигнала C = 1 через время  $t_DLH(CO)$  на выходе Q появится сигнал Q = 1.

Поведение D-триггера в районе спада сигнала С имеет особенности. В это время сигнал на входе D не должен меняться. Этот интервал времени начинается за время установки t<sub>setup</sub> до спада сигнала С и заканчивается через время удержания t<sub>hold</sub> после спада сигнала С. Если сигнал D изменяется в течение этого интервала, то последующее состояние триггера оказывается непредсказуемым. Это может привести к сбою в работе цифровой схемы.



Рис. 4.7. Временная диаграмма работы D-триггера (защелки).

Асинхронные триггеры и триггеры с синхронизацией по уровню синхросигнала (триггеры с потенциальным управлением) являются наиболее простыми. Поэтому они широко применяются в качестве базовых элементов в современных заказных интегральных схемах. Недостатки, присущие этим триггерам, устраняются средствами САПР.

#### 4.2.7. Описание синхронного D-триггера (защелки) на VHDL.

```
library IEEE; [1][2]
use IEEE.STD LOGIC 1164.all;
entity D Tr 1 is
       port( C : in STD LOGIC;
             D: in STD LOGIC;
             Q: out STD LOGIC;
             Qbar: out STD LOGIC);
end D Tr 1;
architecture D Tr 1 arc of D Tr 1 is
begin
      process(C)
      begin
             if (C = '1') then
                    Q \leq D;
                    Qbar \le not D;
             end if;
      end process;
 end D Tr 1 arc;
```

### 4.2.8. Триггеры с динамическим управлением.

В микросхемах средней степени интеграции широко применяются триггеры с динамическим управлением. Такой триггер изменяет свое состояние только в малой окрестности фронта синхросигнала. Промышленность выпускает различные типы микросхем триггеров с динамическим управлением, схемы которых близки между собой.

Схема и УГО шестиэлементного D-триггера с динамическим управлением приведены на рис. 4.8, а временная диаграмма его работы — на рис. 4.9.

На временной диаграмме названия графиков совпадают с обозначениями контрольных точек на выходе логических элементов.

В этой схеме хранение информации происходит в выходном RSтриггере (элементы DD5 и DD6) с инверсными сигналами на входах.

Управление схемой осуществляют еще два RS-триггера (элементы DD1 и DD2, DD3 и DD4).

Логические элементы DD2 и DD3 управляют состоянием выходного RS-триггера, собранного на логических элементах DD5 и DD6. Если C = "0", то логические элементы DD2 и DD3 закрыты и выходной RS-триггер находится в режиме хранения. Это отражено на временной диаграмме, где при изменении сигнала D на входе в моменты времени  $t_1$ ,  $t_2$ ,  $t_4$ ,  $t_5$  и  $t_7$  состояние триггера не изменяется (точки  $t_1$ 0).



а) – схема D-триггера, б) – УГО D-триггера типа ТМ2

Рис. 4.8. D-триггер с динамическим управлением.

В момент времени  $t_3$  (D = "1") происходит переключение триггера. В этот момент времени на входе DD1 (точка 3) – "2", на выходе DD3 (точка 1) – "1", а на выходе DD4 (точка 4) – "0". В результате на входах DD2 образуется "1", а на выходе (точка 1) – "0". В результате DD5 закрывается и на его выходе Q (точка 5) появляется "1". Следом на выходе DD6 Q (точка 6) появляется "0".

В момент времени t<sub>9</sub> по следующему фронту С происходит переключение состояния триггера (точка 5) в состояние "0", соответствующее уровню входного сигнала D в этот момент времени. При этом на входе DD4 (точка 4) – "1", на выходе DD1 (точка 3) – "0", а на выходе DD2 (точка 1) – "1". В результате на входах DD3 образуется единица, а на выходе (точка 2) – ноль. В результате DD6 закрывается и на его выходе Q (точка 6) появляется "1". Следом на выходе DD5 Q (точка 5) появляется "0". В остальные моменты времени, отмеченные на временной диаграмме, триггер не переключается.

Все элементы схемы триггера переключаются последовательно во времени. Время задержки переключения триггера от входа C до выхода равно трем временам задержек в логических элементах  $t_P$ .

$$t_{pCQ} = 3t_p;$$



Рис. 4.9. Временная диаграмма работы шестиэлементного D-триггера.

После перехода сигнала С в "0" начинается переход коммутирующих элементов триггера в исходное состояние, что также занимает время

$$t_{pQC} = 3t_p;$$

Таким образом, общая задержка сигнала в триггере с динамическим управлением равна  $t = 6t_{\rm p};$ 

Внешняя временная диаграмма работы D-триггера с динамическим управлением представлена на следующем рисунке.



Рис. 4.10. Временная диаграмма работы D-триггера с динамическим управлением.

Замечание. Сигнал на входе D триггера не должен меняться в окрестности фронта сигнала синхронизации C. B документации на микросхемы триггеров указывается минимальное время предустановки  $t_{\text{setup}}$  и удержания  $t_{\text{hold}}$  сигнала на входе D относительно фронта синхроимпульса C.

## 4.2.9 Описание D-триггера с динамическим управлением на VHDL.

Приведем описание на VHDL триггера типа ТМ2. Условно-графическое обозначение триггера приведено на рис. 4.86.

```
library IEEE; use IEEE.std_logic_1164.all; entity DFFRS_1 is -- описание устройства DFFRS_1 port (D, C, R, S: in std_logic; -- определение входных сигналов Q, Qbar: out std_logic); -- определение выходных сигналов end DFFRS_1; architecture DFFRS_1_arc of DFFRS_1 is -- архитектура DFFRS_1 begin process (C, R, S) begin if (S = '0') then -- приоритетная асинхронная установка Q <= '1'; Qbar <= '0';
```

```
elsif (R = '0') then -- приоритетный асинхронный сброс Q <= '0'; Q (Serificially states of the control of
```

В описании на VHDL D-триггера типа TM2 с асинхронной установкой и сбросом использованы оператор process и условный оператор if. Передний фронт синхроимпульса выделяется при помощи стандартного в VHDL логического выражения (C'event and C = '1'). Триггер переключается при изменении сигналов C, R и S, входящих в список чувствительности оператора process.

Второй вариант VHDL- описания D-триггера и вариант тестирующей программы приведены ниже.

```
library IEEE; use IEEE.std logic 1164.all;
entity DFF is
port (D, C: in std logic; Q: out std logic);
end DFF;
architecture BEH of DFF is begin
Q<=D when rising edge (C) else Q;
end:
-- Тестирующая программа для D - триггера.
 _____
library IEEE; use IEEE.std logic 1164.all;
entity DFF TB is end DFF;
 architecture BEH of DFF TB is begin
signal D, C,Q: std logic;
component DFF port (D, C: in std logic; Q: out std logic);
end component;
begin; --ниже конкретизация модели триггера
UUT:DFF port map (D, C, Q);
--ниже генератор тактов С
Process begin C<='0'; wait for 20 ns; C<='1'; wait for 20 ns;
End process; --ниже генератор сигнала D
Process
   begin D<='0'; wait for 100 ns; D<='1'; wait for 100 ns;
End process;
End;
```

# 4.2.10. Счетный Т-триггер с динамическим управлением.

Т-триггер изменяет свое состояние на противоположное после прихода очередного тактового сигнала. Т-триггер можно построить на основе D-триггера с динамическим управлением (рис.4.11.



Рис. 4.11. Схемы счетного триггера на основе стандартных D и JK-триггеров.

<u>Д</u>ля реализации счетного триггера вход D соединяют с инверсным выходом Q. Изменение состояния T - триггера происходит по фронту импульсов синхронизации CLK, при этом при поступлении очередного фронта состояние триггера Q меняется из Q = "1" в состояние Q = "0" и наоборот.

Период выходной последовательности равен двойному периоду сигнала CLK.

Временная диаграмма работы Т-триггера приведена на следующем рисунке



Рис. 4.12. Временная диаграмма работы Т-триггера.

## 4.2.11. Описание счетного Т-триггера на VHDL.

Напомним, что оператор назначения сигнала  $\leftarrow$  VHDL имеет так называемую  $\delta$ -задержку изменения значения сигнала в его левой части сигнала, равную минимальному шагу времени в процессе моделирования. Приведенный ниже неточный вариант описания счетного Т-триггера предполагает , что всегда при подаче питания исходное состояние триггера = "0", что обычно не соответствует действительности для реальных триггеров.

```
library IEEE; [1][2]
use IEEE.STD_LOGIC_1164.all;
entity T_Tr_1 is
    port( C : in STD_LOGIC;
```

```
Q: out STD_LOGIC);
end T_Tr_1;
architecture T_Tr_1_arc of T_Tr_1 is
    signal D,D1: STD_LOGIC := '0';
    begin
    process(C)
    begin
    if (C'event and C = '1') then
        Q <= not D;
        D1 <= not D;
    end if;
    end process;
    D <= D1;
end T_Tr_1_arc;
```

В VHDL описании Т-триггера в условном операторе if передний фронт синхроимпульса выделяется с помощью логического выражения (C'event and C = '1').

Более реалистичная модель T-триггера с входным асинхронным сигналом сброса R , предполагающая неопределенное состояние триггера после подачи питания, в связи с чем его надо установить в 0, приведена ниже.

```
library IEEE;use IEEE.STD_LOGIC_1164.all; [1][2] entity T_Tr_2 is port( C,R : in STD_LOGIC; Q : out STD_LOGIC ); end; architecture BEH of T_Tr_2 is signal D: STD_LOGIC '; begin process(C,R) begin if R='1' then D <='0'; elsif (C'event and C = '1') then D <= not D; end if; end process; Q <= D; end;
```

4.2.12. Двухступенчатый D-триггер, срабатывающий по спаду синхроимпульса.

Схема двухступенчатого D-триггера, построенного на двух последовательно соединенных D-триггеров с синхронизацией по уровню, приведена на следующем рисунке.



Рис. 4.14. Двухступенчатый D-триггер и его УГО.

Первый триггер DD1 является ведущим (Master). Он изменяет свое состояние в соответствии с входным сигналом D в то время, когда сигнал CLK равен 1. В это время инвертор DD2 подает на вход синхронизации второго ведомого (Slave) триггера DD3 сигнал CLK1, равный 0. Поэтому триггер DD3 закрыт и сохраняет свое предшествующее состояние.

На спаде сигнала CLK триггер DD1 закрывается и фиксирует на выходе Q1 последнее значение сигнал D. С задержкой, равной времени задержки сигнала в инверторе DD2, ведомый триггер DD3 открывается и передает на свой выход Q2 сигнал с выхода Q1.

Временная диаграмма работы двухступенчатого D-триггера представлена на следующем рисунке.



Рис. 4.15. Временная диаграмма работы двухступенчатого D-триггера.

Таким образом, схема, собранная из двух последовательно соединенных прозрачных D-триггеров (защелок), является теоретически непрозрачной по входу D.

Интервал времени, предшествующий срезу сигнала CLK ( $t_{\Pi J}$ ), является опасным. В это время сигнал на входе D не должен изменяться.

Для реальных микросхем в схеме двухступенчатого триггера существует окно прозрачности, равное времени задержки сигнала в инверторе DD2. Однако на практике при правильном выборе временных соотношений вероятность сбоя при работе двухступенчатого триггера является очень малой.